Страница: 9/11
тельности организации приложений. Большие предприятия будут при-
обретать такие системы несколько позднее, после тщательной оценки
- 14 -
и подготовки. Дело в том, что большие организации эксплуатируют
значительно большее число разработанных на заказ программ и стан-
дартного программного обеспечения, и требуется провести проверку
на его совместимость с новыми системами.
Типичная Р6-система будет включать процессор Р6 с тактовой
частотой 133 МГц, внешнюю шину, работающую на половине, одной
третьей или одной четверти от этой частоты, набор чипов Intel
Р6/PCI по имени Orion, поддерживающий версию 2.1 32-битовой шины
PCI с частотой 33 МГц, но не поддерживающий 64-битовые расширения
PCI.
Вследствие наличия встроенного кэша второго уровня, в боль-
шинстве Р6-систем будет отсутствовать внешний кэш и контроллер
кэша. Для построения основной памяти будут использоваться обычные
60-наносекундные DRAM или, в некоторых случаях, поддерживаемые в
наборе чипов Intel Triton для Pentium более скоростные EDO DRAM.
Стандартной будет конфигурация с 16 Мб оперативной памяти при все
возрастающем числе систем с 32 Мб.
Первоначально Р6-системы будут включать как шину PCI, так и
шины EISA/ISA. Однако по мере роста поддержки PCI необходимость в
EISA и ISA будет уменьшаться. Особенно важным для этого является
появление предусмотренных в PCI 2.1 мостов PCI-PCI. Главной проб-
лемой при использовании PCI сегодня является ограничения на сте-
пень ее нагрузки. Мосты между шинами позволяют работать с большим
числом устройств в пределах одного логического адресного прост-
ранства.
Включение в систему нескольких шин PCI, соединенных мостами,
позволит как избежать использования других шин, так и подключать
помимо памяти и графики высокоскоростные сетевые интерфейсы (нап-
ример, 100 Мбит/сек Ethernet, FDDI и ATM) и высокоскоростной пос-
ледовательный ввод-вывод.
Емкость памяти на жестком диске будет по меньшей мере 730 Мб
с использованием интерфейса IDE или SCSI. Большая часть систем
будет включать 2-скоростные или более быстрые CDROM. Графика бу-
дет обеспечивать разрешение 1024 на 768 пикселов и управляться
картами-акселераторами с 2-4 Мб памяти.
Более необычные конфигурации могут включать слоты PCMCIA,
4-скоростные CD-ROM, поддержку 40 Мб/сек Ultra SCSI, встроенные
10-100 Мбит/сек сетевые порты и встроенные возможности мультиме-
диа, реализованные с помощью цифровых сигнальных процессоров или
специальных чипов для обработки звука, ввода/вывода видеоизобра-
жений, компрессии/декомпрессии. Некоторые производители, возмож-
но, прибегнут к использованию новых типов памяти, 128-битовых
графических акселераторов, 64-битовых расширений шины и других
новшеств, допускаемых спецификацией PCI.
2Следующее поколение процессоров
Технология Р6 является логическим развитием технологии Pen-
tium. Ожидается что в процессоре Р7 будет реализована существенно
отличная от Р6 технология, обеспечивающая прорыв в производитель-
ности при сохранении совместимости с семейством x86.
В прошлом году "Intel" и "Hewlett-Packard" договорились о
- 15 -
совместной разработке нового микропроцессора, появление которого
планируется на 1997 или 1998 год. О внутреннем устройстве нового
микропроцессора пока известно лишь то, что он будет использовать
RISC-технологию и обеспечивать выполнение всего существующего для
процессоров Intel х86 и Hewlett-Packard PA-RISC программного
обеспечения. Кроме поддержки существующих наборов команд этих се-
мейств, по всей видимости, в Р7 будет введена собственная система
команд.
Согласно преобладающей точке зрения, "Intel" и "Hewlett-Pac-
kard" ведут эксперименты с технологией VLIW ("very long instruc-
tion word" - очень длинное командное слово). Можно сказать, что
VLIW в определенном смысле прямо противоположна технологии, ис-
пользуемой в Р6. В Р6 изощренно построенный декодер транслирует
сложные команды х86 в более короткие и простые RISC-микрокоманды.
VLIW-процессор основывается на компиляторе нового типа, который,
наоборот, упаковывает несколько простых операций в одну "очень
длинную" команду. Каждая "очень длинная" команда содержит незави-
симые друг от друга операции, которые выполняются параллельно.
Реферат опубликован: 5/02/2009