Страница: 2/3
Серии цифровых микросхем ТТЛ являются основой построения вычислительных устройств. Одним из определяющих преимуществ является наличие в их составе таких схем как JK и D-триггеры, дешифраторы, регистры сдвига, счетчики, сумматоры, и элементы памяти (ОЗУ и ПЗУ) со схемами управления. Наличие схем, представляющих собой готовые узлы ЭВМ на несколько двоичных разрядов позволяет значительно уменьшить число корпусов цифровых микросхем и получить значительный выигрыш в объеме аппаратуры.
Приемуществом микросхем ТТЛ также является одинаковое у всей серии напряжение питания Uип=5 В+ 10% и близкие значения логических уровней, что значительно упрощает разработку схемы.
Позиция, обозначение |
Наименование |
кол-во |
Конденсаторы | ||
C1 |
22 мк Х 6,3 В, ОЖО. 460.099ТУ |
1 |
С2 |
1 мк, ОЖО.464.037ТУ |
1 |
С3, С4 |
0,047 мк, ОЖО. 464.037ТУ |
2 |
Микросхемы | ||
DD1, DD2 |
К155ЛА3, бко.348.006-01 ТУ |
2 |
DD3, DD4 |
К155ИЕ5, бко.348.006-01 ТУ |
2 |
DD5 |
К155КП7, бко.348.006-01 ТУ |
1 |
DS1 |
К155РЕ3, бко.348.006-01 ТУ |
1 |
Резисторы | ||
R1 |
МЛТ-0,125-300 Ом+5% |
1 |
R2 |
МЛТ-0,25-1,3 кОм+5% |
1 |
4. Описание устройства схемы.
1) Тактовый генератор DD2 выполнен на микросхеме К155ЛА3. К входам 1+2 и 9+10 подключен конденсатор C1, а между входами 1+2 и выходом 8 подключен резистор R1. В такой конфигурации генератор вырабатывает частоту 35 Гц, это тактовая частота схемы.
2) Так как для адресации 32 байт ПЗУ требуется 5 разрядов двоичного кода, то для реализации счета от 00000 до 11111 следует подключить параллельно две схемы К155ИЕ5. Причем для адресации ПЗУ нужно задействовать выходы 12,9,8,11 схемы DD3 и выход 12 схемы DD4. Остальные выходы (9,8,11) реализуют счет от 000 до 111 и подключены к адресным входам (соответственно 11,10,9) мультиплексора DD5, для переключения активного канала (с 0 по 7).
3) Основой схемы является ПЗУ К155РЕ3. Элементом связи этого ПЗУ является биполярный транзистор с выжигаемой перемычкой. То есть у незапрограммированной схемы все пространство памяти «забито» единицами. При программировании в узлах где должен быть записан 0, перемычка выжигается. Адресное пространство схемы от 00000 до 11111 (32 байта), т. е. каждая ячейка памяти содержит восьми разрядное двоичное слово. Так как для реализации последовательной передачи кода Морзе требуется считывать содержимое ПЗУ побитно, то ПЗУ включается в схему через мультиплексор. Выходы ПЗУ (1,2,3,4,5,6,7,9) (их количество совпадает с разрядностью кода) подключаются к соответствующим каналам мультиплексора DD5 (входы MS 4,3,2,1,15,14,13,12). За счет последовательной подачи на вход мультиплексора восьми разрядного кода и последовательного переключения активного канала (по средствам подачи схемой DD4 на адресные входы MS двоичного трехразрядного кода номера канала) достигается побитная подача на вход (5) ВБ схемы содержимого ПЗУ.
4) Для контроля в схему введен тональный генератор состоящий из триггеров DD1.1 - DD1.3. Резистор R2 регулирует высоту тона.
5) Триггер DD1.4 является ключом схемы. Когда с выхода (5) мультиплексора подается инвертированная единица триггер открывается и подает на передатчик положительный уровень сигнала гармонического генератора до тех пор пока на вход (12) триггера не будет подан инвертированный ноль.
Реферат опубликован: 17/01/2010