Расчёт элементов эмиттерно-связанной логике

Страница: 5/5

2.28 Из формулы:

, (2.30)

определяем время спада:

2.29 Из формулы:

, (2.31)

определяем время наростания потениала:

2.30 Из формулы:

, (2.32)

определяем задержку при включении:

2.31 Из формулы:

, (2.33)

определяем задержку при выключении:

2.32 Из формулы:

, (2.34)

определяем среднюю задержку распространения:

2.33 Из формулы:

, (2.35)

определяем время перехода из состояния “1” в состояние “0”:

2.34 Из формулы:

, (2.36)

определяем время перехода из состояния “0” в состояние “2”:

2.35 Из формулы:

, (2.37)

2.36 Т.к. и , то время задержки выключения равно времени задержки включения: ==28,5 нс

2.37 Из формулы:

, (2.38)

найдем работу переключения:

ВЫВОДЫ

Целью данного курсового проекта являлась разработка логического элемента эмиттерно-связанной логики. В выборе схемы логического элемента был произведен краткий обзор существующих схем серий ЭСЛ.

По заданным данным определил основные статические характеристики разрабатываемой схемы. Расчет показал, что средняя потребляемая мощность не превышает заданного значения. В этом же разделе определил номинальные значения резисторов и конденсаторов, используемых в схеме. Это позволило рассчитать динамические параметры схемы ЭСЛ.

СПИСОК ИСПОЛЬЗУЕМЫХ ИСТОЧНИКОВ

1 Соломатин Н.М. Логические элементы ЭВМ: Практ. пособие для вузов, 2-е изд., перераб. И доп. – М .: Высш. шк., 1990.-160с.

2 Ушаков В.Н. Основы радиоэлектрники и радиотехнические устройства. Учеб. Пособие для радиотехнических вузов., - М.: Высш. шк., 1976.-424с.

3 Будинский И.В. Логические цепи в цифровой электронике. – М.: Высш. шк., 1977.-323с.

4 ДСТУ 3008-95. – Видання офіційне

Реферат опубликован: 13/10/2007